Mos管被静电击穿的原因分析及解决方案

日期:2022-01-10 13:35:00浏览量:1295标签:Mos管

MOS管学名是场效应管,是金属-氧化物-半导体型场效应管,属于绝缘栅型。MOS管为什么会被静电击穿?静电击穿是指击穿MOS管G极的那层绝缘层吗?击穿就一定短路了吗?JFET管静电击穿又是怎么回事?

MOS管一个ESD敏感器件,它本身的输入电阻很高,而栅-源极间电容又非常小,所以极易受外界电磁场或静电的感应而带电(少量电荷就可能在极间电容上形成相当高的电压(想想U=Q/C)将管子损坏),又因在静电较强的场合难于泄放电荷,容易引起静电击穿。静电击穿有两种方式:一是电压型,即栅极的薄氧化层发生击穿,形成针孔,使栅极和源极间短路,或者使栅极和漏极间短路;二是功率型,即金属化薄膜铝条被熔断,造成栅极开路或者是源极开路。JFET管和MOS管一样,有很高的输入电阻,只是MOS管的输入电阻更高。

静电放电形成的是短时大电流,放电脉冲的时间常数远小于器件散热的时间常数。因此,当静电放电电流通过面积很小的pn结或肖特基结时,将产生很大的瞬间功率密度,形成局部过热,有可能使局部结温达到甚至超过材料的本征温度(如硅的熔点1415℃),使结区局部或多处熔化导致pn结短路,器件彻底失效。这种失效的发生与否,主要取决于器件内部区域的功率密度,功率密度越小,说明器件越不易受到损伤。

反偏pn结比正偏pn结更容易发生热致失效,在反偏条件下使结损坏所需要的能量只有正偏条件下的十分之一左右。这是因为反偏时,大部分功率消耗在结区中心,而正偏时,则多消耗在结区外的体电阻上。对于双极器件,通常发射结的面积比其它结的面积都小,而且结面也比其它结更靠近表面,所以常常观察到的是发射结的退化。此外,击穿电压高于100V或漏电流小于1nA的pn结(如JFET的栅结),比类似尺寸的常规pn结对静电放电更加敏感。

MOS管.jpg

所有的东西是相对的,不是绝对的,MOS管只是相对其它的器件要敏感些,ESD有一个很大的特点就是随机性,并不是没有碰到MOS管都能够把它击穿。另外,就算是产生ESD,也不一定会把管子击穿。静电的基本物理特征为:(1)有吸引或排斥的力量;(2)有电场存在,与大地有电位差;(3)会产生放电电流。这三种情形即ESD一般会对电子元件造成以下三种情形的影响:(1)元件吸附灰尘,改变线路间的阻抗,影响元件的功能和寿命;(2)因电场或电流破坏元件绝缘层和导体,使元件不能工作(完全破坏);(3)因瞬间的电场软击穿或电流产生过热,使元件受伤,虽然仍能工作,但是寿命受损。所以ESD对MOS管的损坏可能是一,三两种情况,并不一定每次都是第二种情况。 上述这三种情况中,如果元件完全破坏,必能在生产及品质测试中被察觉而排除,影响较少。如果元件轻微受损,在正常测试中不易被发现,在这种情形下,常会因经过多次加工,甚至已在使用时,才被发现破坏,不但检查不易,而且损失亦难以预测。静电对电子元件产生的危害不亚于严重火灾和爆炸事故的损失。

电子元件及产品在什么情况下会遭受静电破坏?可以这么说:电子产品从生产到使用的全过程都遭受静电破坏的威胁。从器件制造到插件装焊、整机装联、包装运输直至产品应用,都在静电的威胁之下。在整个电子产品生产过程中,每一个阶段中的每一个小步骤,静电敏感元件都可能遭受静电的影响或受到破坏,而实际上最主要而又容易疏忽的一点却是在元件的传送与运输的过程。在这个过程中,运输因移动容易暴露在外界电场(如经过高压设备附近、工人移动频繁、车辆迅速移动等)产生静电而受到破坏,所以传送与运输过程需要特别注意,以减少损失,避免无所谓的纠纷。防护的话加齐纳稳压管保护。

现在的mos管没有那么容易被击穿,尤其是是大功率的vmos,主要是不少都有二极管保护。vmos栅极电容大,感应不出高压。与干燥的北方不同,南方潮湿不易产生静电。还有就是现在大多数CMOS器件内部已经增加了IO口保护。但用手直接接触CMOS器件管脚不是好习惯。至少使管脚可焊性变差。

MOS管被击穿的原因及解决方案

第一MOS管本身的输入电阻很高,而栅源极间电容又非常小,所以极易受外界电磁场或静电的感应而带电,而少量电荷就可在极间电容上形成相当高的电压(U=Q/C),将管子损坏。虽然MOS输入端有抗静电的保护措施,但仍需小心对待,在存储和运输中最好用金属容器或者导电材料包装,不要放在易产生静电高压的化工材料或化纤织物中。组装、调试时,工具、仪表、工作台等均应良好接地。要防止操作人员的静电干扰造成的损坏,如不宜穿尼龙、化纤衣服,手或工具在接触集成块前最好先接一下地。对器件引线矫直弯曲或人工焊接时,使用的设备必须良好接地。

第二MOS电路输入端的保护二极管,其导通时电流容限一般为1mA,在可能出现过大瞬态输入电流(超过10mA)时,应串接输入保护电阻。因此应用时可选择一个内部有保护电阻的MOS管应。还有由于保护电路吸收的瞬间能量有限,太大的瞬间信号和过高的静电电压将使保护电路失去作用。所以焊接时电烙铁必须可靠接地,以防漏电击穿器件输入端,一般使用时,可断电后利用电烙铁的余热进行焊接,并先焊其接地管脚。

MOS是电压驱动元件,对电压很敏感,悬空的G很容易接受外部干扰使MOS导通,外部干扰信号对G-S结电容充电,这个微小的 电荷可以储存很长时间。在试验中G悬空很危险,很多就因为这样爆管,G接个下拉电阻对地,旁路干扰信号就不会直通了,一般可以10~20K。这个电阻称为栅极电阻,作用1:为场效应管提供偏置电压;作用2:起到泻放电阻的作用(保护栅极G~源极S)。第一个作用好理解,这里解释一下第二个作用的原理:保护栅极G~源极S:场效应管的G-S极间的电阻值是很大的,这样只要有少量的静电就能使他的G-S极间的等效电容两端产生很高的电压,如果不及时把这些少量的静电泻放掉,他两端的高压就有可能使场效应管产生误动作,甚至有可能击穿其G-S极;这时栅极与源极之间加的电阻就能把上述的静电泻放掉,从而起到了保护场效应管的作用。

MOS管静电击穿,关于穿通击穿,有以下一些特征

1、穿通击穿的击穿点软,击穿过程中,电流有逐渐增大的特征,这是因为耗尽层扩展较宽,发生电流较大。另一方面,耗尽层展广大容易发生DIBL效应,使源衬底结正偏呈现电流逐渐增大的特征。

2、穿通击穿的软击穿点发生在源漏的耗尽层相接时,此刻源端的载流子注入到耗尽层中, 被耗尽层中的电场加快到达漏端,因此,穿通击穿的电流也有急剧增大点,这个电流的急剧增大和雪崩击穿时电流急剧增大不同,这时的电流相当于源衬底PN结正向导通时的电流,而雪崩击穿时的电流主要为PN结反向击穿时的雪崩电流,如不作限流,雪崩击穿的电流要大。

3、穿通击穿一般不会呈现破坏性击穿。因为穿通击穿场强没有到达雪崩击穿的场强,不会发生许多电子空穴对。

4、穿通击穿一般发生在沟道体内,沟道外表不容易发生穿通,这主要是因为沟道注入使外表浓度比浓度大构成,所以,对NMOS管一般都有防穿通注入。

5、一般的,鸟嘴边际的浓度比沟道中心浓度大,所以穿通击穿一般发生在沟道中心。

6、多晶栅长度对穿通击穿是有影响的,跟着栅长度添加,击穿增大。而对雪崩击穿,严格来说也有影响,可是没有那么明显。

以上便是此次开云全站体育 带来的“Mos管被静电击穿”相关内容,通过本文,希望能对大家有所帮助。如果您喜欢本文,不妨持续关注我们网站,我们将于后期带来更多精彩内容。

相关阅读
五月芯资讯回顾:原厂涨价函不断,疫情影响供应链
五月芯资讯回顾:原厂涨价函不断,疫情影响供应链

刚刚过去的五月,全球多地疫情反弹,大宗商品涨价延续,IC产业链毫无意外,缺货涨价仍是主旋律。下面就来梳理一下过去的一个月,业内都有哪些值得关注的热点。

2021-06-04 11:16:00
查看详情
image
马来西亚管控延长,被动元件又悬了?

自五月以来,马来西亚疫情不断升温,每日新增确诊高峰曾突破9000例。严峻形势之下,马来西亚政府于6月1日开始执行为期半个月的全面行动管制。在这之后,每日新增病例呈现下降趋势。

2021-06-18 15:41:07
查看详情
内存市场翻转,涨价来袭!
内存市场翻转,涨价来袭!

据媒体近日报道,内存正在重回涨价模式,从去年12月到今年1月,涨幅最多的品种已达30%。据行情网站数据,各类内存条、内存颗粒在12月上旬起开始涨价,至今仍没有停止的意思。

2021-03-05 10:53:00
查看详情
被动元件涨价启动,MLCC和芯片打头阵
被动元件涨价启动,MLCC和芯片打头阵

据台媒近日报道,MLCC两大原厂三星电机和TDK近期对一线组装厂客户发出通知,强调高容MLCC供货紧张,即将对其调涨报价。在芯片电阻市场,台厂国巨正式宣布从三月起涨价15-25%。紧接着,华新科也对代理商发出涨价通知,新订单将调涨10-15%。

2021-03-05 10:52:00
查看详情
深圳福田海关查获大批侵权电路板
深圳福田海关查获大批侵权电路板,共计超过39万个

据海关总署微信平台“海关发布”10日发布的消息,经品牌权利人确认,深圳海关所属福田海关此前在货运出口渠道查获的一批共计391500个印刷电路板,侵犯了UL公司的“RU”商标专用权。

2021-03-05 11:12:00
查看详情
可靠性测试:常规的可靠性项目及类型介绍
可靠性测试:常规的可靠性项目及类型介绍

可靠性试验是对产品进行可靠性调查、分析和评价的一种手段。试验结果为故障分析、研究采取的纠正措施、判断产品是否达到指标要求提供依据。根据可靠性统计试验所采用的方法和目的,可靠性统计试验可以分为可靠性验证试验和可靠性测定试验。可靠性测定试验是为测定可靠性特性或其量值而做的试验,通常用来提供可靠性数据。可靠性验证试验是用来验证设备的可靠性特征值是否符合其规定的可靠性要求的试验,一般将可靠性鉴定和验收试验统称为可靠性验证试验。

2021-04-26 16:17:00
查看详情
产品进行可靠性测试的重要性及目的
产品进行可靠性测试的重要性及目的

产品在一定时间或条件下无故障地执行指定功能的能力或可能性。可通过可靠度、失效率还有平均无故障间隔等来评价产品的可靠性。而且这是一项重要的质量指标,只是定性描述就显得不够,必须使之数量化,这样才能进行精确的描述和比较。

2021-04-26 16:19:00
查看详情
汇总:半导体失效分析测试的详细步骤
汇总:半导体失效分析测试的详细步骤

失效分析是芯片测试重要环节,无论对于量产样品还是设计环节亦或是客退品,失效分析可以帮助降低成本,缩短周期。 常见的失效分析方法有Decap,X-RAY,IV,EMMI,FIB,SEM,EDX,Probe,OM,RIE等,因为失效分析设备昂贵,大部分需求单位配不了或配不齐需要的设备,因此借用外力,使用对外开放的资源,来完成自己的分析也是一种很好的选择。我们选择去外面测试时需要准备的信息有哪些呢?下面为大家整理一下:

2021-04-26 16:29:00
查看详情
芯片常用失效分析手段和流程
芯片常用失效分析手段和流程

一般来说,集成电路在研制、生产和使用过程中失效不可避免,随着人们对产品质量和可靠性要求的不断提高,失效分析工作也显得越来越重要,通过芯片失效分析,可以帮助集成电路设计人员找到设计上的缺陷、工艺参数的不匹配或设计与操作中的不当等问题。芯片失效分析的常用方法不外乎那几个流程,最重要的还是要借助于各种先进精确的电子仪器。以下内容主要从这两个方面阐述,希望对大家有所帮助。

2021-04-26 16:41:00
查看详情
值得借鉴!PCB板可靠性测试方法分享
值得借鉴!PCB板可靠性测试方法分享

PCB电路板是电子元件的基础和高速公路,又称印刷电路板,是电子元器件电气连接的提供者。它的发展已有100多年的历史了;它的设计主要是版图设计;采用电路板的主要优点是大大减少布线和装配的差错,提高了自动化水平和生产劳动率。PCB的质量非常关键,要检查PCB的质量,必须进行多项可靠性测试。这篇文章就是对测试的介绍,一起来看看吧。

2021-04-26 16:47:42
查看详情
Baidu
map